eaDonNTU, Donetsk >
Научные труды ДонНТУ >
Серія: Обчислювальна техніка та автоматизація >
Випуск 16 (147) >
Пожалуйста, используйте этот идентификатор, чтобы цитировать или ссылаться на этот ресурс:
http://ea.donntu.ru/handle/123456789/5966
|
Название: | Модификация алгоритма Шварца для оптимизации операционной части композиционных микропрограммных устройств управления с учетом ограничений базиса FPGA |
Другие названия: | Shvarts algorithm modification for compositional microprogram control unit operational part optimization granting FPGA basis scopes Модифікація алгоритму Шварца для оптимізації операційної частини композиційних мікропрограмних пристроїв керування з урахуванням обмежень базису FPGA |
Авторы: | Зеленева, И.Я. Мирошкин, А.Н. Казачанский, А.В. Zeleneva, I.Y. Kazachanskyy, A.V. Miroshkin, A.N. Зеленьова, І.Я. Мірошкін, О.М. Казачанський, А.В. |
Ключевые слова: | алгоритм Шварца устройство управления базис FPGA микрооперации операционная часть модификация алгоритма Shvarts algorithm control unit FPGA basis microoperations operational part modified algorithm пристрій керування мікрооперації операційна частина модифікація алгоритму |
Дата публикации: | 2009 |
Издатель: | ДонНТУ |
Библиографическое описание: | Наукові праці Донецького національного технічного університету. Серія: “Обчислювальна техніка та автоматизація”. Випуск 147(16)/ Редкол.: Башков Є.О. (голова) та ін. — Донецьк: ДонНТУ, 2009. — 248 с. |
Аннотация: | В статье описывается и исследуется метод
кодирования полей совместимых микроопераций для минимизации аппаратурных затрат при
реализации операционной части композиционных микропрограммных устройств управления
(КМУУ). Для распределения микроопераций по отдельным полям применяется модификация
алгоритма Шварца. Модификация алгоритма Шварца учитывает особенности базиса FPGA
(Field-Programmable Gate Arrays), в котором предлагается реализовывать структуру КМУУ. |
Описание: | The compatible microoperations fields coding method for hardware expenses minimisation
in an operational part of compositional microprogram control units (CMCU) is considered in article. For microoperations placing on separate fields Schwarz's modified algorithm is used. By
working out of the modified algorithm of Schwarz restrictions of FPGA (Field-Programmable Gate Arrays) basis in which the CMCU structure is realised are considered. |
URI: | http://ea.donntu.edu.ua/handle/123456789/5966 |
Располагается в коллекциях: | Випуск 16 (147)
|
Все ресурсы в архиве электронных ресурсов защищены авторским правом, все права сохранены.
|