

тезисы токичтов

## Научно-производственное объединение "АНИ" Вычислительный центр АН Армянской ССР

## ВСЕСОЮЗНЫЙ СЕМИНАР

"КОНТРОЛЬ ИЗДЕЛИЙ МИКРОЭЛЕКТРОНИКИ И ПРИМЕНЕНИЕ МИКРОПРОЦЕССОРНЫХ СРЕДСТВ ВЫЧИСЛИТЕЛЬНОЙ ТЕХНИКИ"

Цахкалзор

27 - 30 ноября

ТЕЗИСЫ ДОКЛАДОВ

## ИССЛЕДОВАНИЕ ГЕНЕРАТОРОВ ТЕСТОВ СХЕМ ВСТРОЕННОГО КОНТРОЛЯ

А. Н. Тарасенко, Ю. Е. Зинченко

-65-

NCCJEJOBAHNE FEHEPATOPOB TECTOB CXEM
BCTPOEHHOFO KOHTPOJIH

А.Н.Тарасенко, Ю.Е.Зицченко

Генераторы тестов (IT) схем встроенного контроля обично выполняются на основе двоичного счетчика, ПЗУ и регистра сдвига с обратными связями. Разработан [I] также подход построения 
гт с хранением и генерацией воздействий, основанний на свойстве анти-самодвойственности функции. Такой подход позволяет оптимизировать затрати IT при достаточном количестве точек анти-самодвойственности в тестовой последовательности. Однако, отсутствие сравнительных характеристик различных типов генераторов затрудняет разработку рекомендаций и методик их построения для 
конкретных схем.

В данной работе приведени результати исследований по разработке указанных типов ГТ схемы вотроенного контроля спецвичислителя, виполненние параллельно с синтезом тестов. Особенностиспецвичислителя (прием входных сигналов последовательным кодом,
наличие запрещенных комбинаций вродных сигналов, а также строго
регламентированного списка управляющих слов наряду с возможностью
произвольного задания информационых слов) обсуловили необходимость проведения следующих исследований. С одной сторони стояла
задача выбора наиболее приемлемого варианта ГТ по заданной тестовой последовательности, с другой - синтез тестов для выбранного
образца ГТ. В результате исследований были получени количественные оценки основных характеристи; ГТ, а моделирование последовательностями информационных слов поволило сопоставить конкретный
вид тестовсй информации с наиболе, приемлемым для нее типом ГТ
гля заданного класса схем ( с) посседовательным приемом информации).

INTEDATYPA

I. E.M. Abdulhamed, E. Ceruy, A class of test

Generators for Built-in Testing, IEEE Trans,

on Computer, October 1983, VC-32, N10, p. 957-959.

АЛГОРИТМ ГЕНЕРАЦИИ ТЕСТОВ ДЛЯ КОНТРОЛЯ ЯЧЕЕК КИО А.Н.Айрапетян, В.А.Аветисян

Рассматриваются модели логических схем и вопросы многоуровневого представления компонентов схемы, способы представления и логическое моделирование в системе генерации тестов для контроля ячеек КИО.

Приводится критический анализ различных логических моделей, возможности перехода от одной логической модели к другой. Для компонентов схемы, представленных в виде неполностью спределенных абстрактных автоматов, предлагается метод анализа критических состязаний.

Предлагается алгоритм генерации тестов, основанный на пошаговом приближении к тестовому набору цутем максимизации введенного критерия D -различимости. Критерий D -различимости позволяет использовать различные оптимизационные методы поиска локального или глобального экстремума в задачах генерации тестов.

Пля определения критерия D -различимости схема разбивается на уровни и вичисляется суммарное хемингово расстояние между
сигналами исправной и неисправной модели на линиях одного уровня.
Преимущество метода заключается в том, что критерий D -различимости можно определять не только одной исправной и одной неисправной модели, но и для любого числа неисправных моделей, а также